RZ G2L核心板乙太網介面效能測試
1.測試目的
武漢永珍奧科RZ/G2L核心板支援2路千兆乙太網介面,評估測試RZ/G2L雙網口實際傳輸速率。
2.測試結果
基於RZ/G2L核心板設計的HDG2L-IoT評估板,兩路千兆網口實測基本達到1000Mbps的最大速率。
注:千兆乙太網介面分別採用Microchip與裕太PHY晶片進行了測試,速率相近。
3.測試工具
網口採用iperf工具進行測試,client端顯示傳送速率,server端顯示接收速率。
1.移植iperf到評估板
RZ/G2L評估板上預設已整合iperf工具,無需進行移植和安裝
2.使用者主機ubuntu下安裝iperf
ubuntu系統可執行apt命令進行安裝。
4.測試過程
1.分別檢視使用者主機虛擬機器和評估板IP
主機(虛擬機器)IP地址
評估板IP地址,eth0
評估板IP地址,eth1
使用者主機ubuntu作為客戶端
分別執行命令
將網線依次接入評估板eth0、eth1埠,然後將作為服務端執行
引數:
eth0測試結果
eth1測試結果
5.RZ/G2L核心板
5.1瑞薩RZ/G2L功能簡介
● RZ/G2L RZ/G2LC
− 1.2GHz Arm® Cortex®-A55 Dual / Single MPCore cores,
− 200-MHz Arm® Cortex®-M33 core,
− 500-MHz Arm® Mali™-G31,
− Memory controller for DDR4-1600 / DDR3L-1333 with 16 bits,
− Video processing unit,
− USB2.0 host / function interface,
− Gigabit Ethernet interface, ENET * 2
− SD card host interface,
− CAN interface, CAN-FD * 2
− Sound interface.
● RZ/G2L
− 1 channel MIPI DSI interface or 1channel parallel output interface selectable,
− 1 channel MIPI CSI-2 input interface or 1channel parallel input interface selectable
● RZ/G2LC
− 1 channel MIPI DSI interface,
− 1 channel MIPI CSI-2 input interface
5.2基於瑞薩RZ/G2L的ARM核心板
HD-G2L系列核心板基於瑞薩電子(Renesas)RZ/G2L Cortex-A55高效能處理器設計,整合Cortex-M33實時硬核,支援2路千兆網、2路CAN-FD、高畫質顯示介面、攝像頭介面、3D、H.264影片硬體編解碼、USB介面、多路串列埠、PWM、ADC等,適用於快速開發一系列最具創新性的應用,如顯控終端、工業4.0、醫療分析儀器、車載終端以及邊緣計算裝置等。
5.3核心板硬體引數
作業系統 |
Linux、Android |
加密 |
支援硬體加密,保護使用者應用軟體版權 |
處理器 |
RZ/G2L Cortex-A55雙核 + Cortex-M33 + GPU |
主頻 |
Cortex-A55雙核 1.2GHzCortex-M33 200MHzMail-G31 500MHz |
記憶體 |
DDR4 512MB/1GB/2GB/4GB |
電子硬碟 |
8GB/16GB/32GB/更高 |
攝像頭 |
MIPI CSI 、CSI |
硬體編解碼 |
H.264 |
顯示最高解析度 |
1080P |
LCD |
1路,RGB888 |
MIPI |
1路,MIPI DSI |
VGA |
可提供方案支援 |
LVDS |
可提供方案支援 |
3D |
支援OpenCL2.0、OpenGL ES1.1/2.0/3.0/3.2 |
觸控式螢幕 |
可提供4線電阻式與電容觸控式螢幕方案 |
音訊介面 |
支援 |
USB |
2路USB2.0 |
串列埠 |
5路 |
CAN-Bus |
2路,CAN-FD |
乙太網 |
2路,10M/100M/1000M |
SD卡介面 |
2路,SD3.0 |
I2C |
4路(複用) |
PWM |
8路(複用) |
SPI |
3路(複用) |
ADC |
8通道12位 |
機械尺寸 |
70mm * 45mm |
5.4瑞薩RZ/G2L 全功能評估板
永珍奧科RZ/G2L全功能評估板整合雙路千兆網口、雙路CAN-bus、2路RS-232、2路RS-485、2路USB2.0、攝像頭介面、MIPI顯示介面、4G/5G模組介面、音訊、WiFi等,介面豐富,適用於工業現場應用需求,亦方便使用者評估核心板及CPU的效能。
來自 “ ITPUB部落格 ” ,連結:http://blog.itpub.net/70009145/viewspace-2862857/,如需轉載,請註明出處,否則將追究法律責任。
相關文章
- 通用MPU效能測試對比 RZ/G2L核心板
- RZ/G2L核心板CPU溫升測試
- RZ/G2L工業核心板隨身碟讀寫速率測試
- 手持網路效能乙太網測試怎麼選?
- 198元雙核Cortex-A55,RZ/G2L核心板開放評測!
- 飛凌基於瑞薩 RZ G2L的核心板今日正式釋出
- 瑞薩RZ/G2L ARM開發板儲存讀寫速度與網路實測
- 【iCore4 雙核心板_ARM】例程二十七:LWIP_NETIO實驗——乙太網測速
- 千兆乙太網物理層測試系統 TESTBASE-EIOP
- 車載乙太網第二彈|測試之實錘-AVB測試實踐
- 【iCore2雙核心板視訊教程三】iM_LAN 100M 乙太網模組TCP壓力測試(更新視訊教程)TCP
- 【iCore3 雙核心板】例程二十:LAN_TCPC實驗——乙太網資料傳輸TCP
- 乙太網分析儀
- 乙太網基礎
- 【WCH乙太網介面系列晶片】STM32+CH390+Lwip協議棧簡單應用測試晶片協議
- 思博倫交付業界領先乙太網測試解決方案
- Jmeter介面測試+效能測試JMeter
- 乙太網網路分析儀
- 【iCore4 雙核心板_ARM】例程二十:LWIP_TCP_CLIENT實驗——乙太網資料傳輸TCPclient
- 【iCore3 雙核心板】例程二十二:LAN_UDP實驗——乙太網資料傳輸UDP
- 乙太網分析儀品牌
- 車載乙太網一致性測試套件INTEWORK-TAE AETP套件
- 面向實驗室級別的ONT-800乙太網測試平臺
- 【iCore4 雙核心板_ARM】例程二十二:LWIP_UDP實驗——乙太網資料傳輸UDP
- 【iCore3 雙核心板】例程二十一:LAN_TCPS實驗——乙太網資料傳輸TCP
- 經緯恆潤乙太網開發及測試方案,助力智慧汽車落地
- iMac和MBP乙太網介面失效的原因與解決方法Mac
- 【iCore4 雙核心板_ARM】例程二十一:LWIP_TCP_SERVER實驗——乙太網資料傳輸TCPServer
- 車載乙太網第二彈|測試之實錘-1000BASE-T1 IOP測試實踐
- 2套RZ/G2L評估板HDG2L-IoT、網線、除錯串列埠工具,電腦主機。除錯串列埠
- 【iCore2雙核心板視訊教程二】iM_LAN 100M 乙太網模組TCP通訊例程TCP
- 介面測試和效能測試的區別
- 實驗十三——————乙太網埠聚合
- VEPA虛擬乙太網埠聚合
- 乙太網交換機效能比較對照指標詳解(轉)指標
- 【新品釋出】 AETP—支援TC8 v3.0的車載乙太網測試套件套件
- Cortex-A55核心板 | 瑞薩工業級G2L多核MPU
- 網路基礎 : 乙太網資料封裝封裝