FMC子卡 設計資料原理圖:FMC550-基於ADRV9002雙窄頻寬帶射頻收發器FMC子卡

hexiaoyan920發表於2023-01-19
FMC550-基於ADRV9002雙窄頻寬帶射頻收發器FMC子卡

一、產品概述

    ADRV9002 是一款高效能、高線性度、高動態範圍收發器,旨在針對效能與功耗系統進行最佳化。該裝置是可配置的,非常適合要求苛刻、低功耗、行動式和電池供電的裝置。ADRV9002 的工作頻率為 30 MHz 至 6000 MHz,涵蓋 UHF、VHF、工業、科學和醫療 (ISM) 頻段、窄帶 (kHz) 的蜂窩頻段以及高達 40 MHz 的寬頻操作。 ADRV9002 能夠同時進行 TDD 和 FDD 操作。

   收發器包括直接轉換訊號路徑,具有先進的噪聲指數和線性度。每個完整的接收器和變送器子系統都包括直流失調矯正、正交誤差校正 (QEC) 以及可程式設計數字濾波器,因此數字基帶中不再需要這些功能。另外,它整合了輔助模數轉換器 (ADC)、輔助數模轉換器 (DAC) 以及通用輸入/輸出 (GPIO) 等若干輔助功能,因而可提供額外的監測和控制能力。

   完全整合的鎖相環 (PLL) 為變送器、接收器和時鐘部分提供高效能、低功耗小數 N 頻率合成。精心選用的設計和佈局技術提供了高效能個人射頻應用所需要的隔離。

   其中整合了全部壓控振盪器 (VCO) 和環路濾波器元件,從而儘可能減少外部元件數量。本地振盪器 (LO) 具有靈活的配置選項,幷包括快速鎖定模式。

   該收發器具有低功耗睡眠和監控模式,可在監控通訊的同時,節省功耗並延長行動式裝置的電池壽命。

   完全整合的低功耗數字預失真 (DPD) 針對窄帶和寬頻訊號進行了最佳化,並實現了高效功率放大器的線性化。

   ADRV9002 的核心可以直接由 1.0 V、1.3 V 和 1.8 V 穩壓器供電,並透過標準 4 線串列埠進行控制。其他電源用來提供正確的數字介面電平,並最佳化接收器、變送器和輔助轉換器效能。

   使用可配置的 CMOS 或低電壓差分訊號 (LVDS) 序列同步介面 (SSI) 選項,可支援高資料速率和低資料速率介面。

 二、優勢和特點

•  2 × 2 高度整合的收發器

•  頻率範圍為 30 MHz 至 6000 MHz

•  變送器和接收器頻寬為 12 kHz 至 40 MHz

•  兩個完全整合的小數 N 射頻頻率合成器

•  LVDS 和 CMOS 同步序列資料介面選項

•  低功耗監控器和休眠模式

•  多晶片同步功能

•  快速跳頻

•  動態配置檔案切換,可實現動態資料速率和取樣率

•  完全整合的 DPD,適用於窄帶和寬頻波形

•  可透過 4 線 SPI 完全程式設計

•  12 mm × 12 mm、196 球 CSP_BGA

•  透過FMC聯結器連線FPGA母板(ZC706和ZCU102)

•  採用單個FMC聯結器供電

•  包括原理圖、佈局、BOM、HDL、驅動程式和應用軟體

三、產品應用

•  關鍵任務通訊
•  甚高頻 (VHF)、超高頻 (UHF),以及蜂窩到 6 GHz
•  時分雙工 (TDD) 和頻分雙工 (FDD) 應用


來自 “ ITPUB部落格 ” ,連結:http://blog.itpub.net/31555632/viewspace-2932731/,如需轉載,請註明出處,否則將追究法律責任。

相關文章