全志R16原理圖 checklist
1 CPU&Beside CPU
X32KFOUT 為 CPU 內部32.768KHz 時鐘輸出,引腳為 Open Drain 結構,外部需加10K 上拉電阻,可提供32.768KHz 時鐘訊號,幅度接近上拉電壓幅度,外部裝置使用時注意電平匹配。
X24MOUT 網路串接的電阻,必須保留,用於調節訊號幅度;
X32KIN/X32KOUT 之間並接的電阻,必須保留,用於對頻率微調。
GPIO PL 電壓域為 VCC-RTC,常供電電壓域,PL0、PL1專門用於與
PMIC 通訊,禁止更換及掛載其他 I2C 裝置。
LRADC0網路的電容為按鍵去抖電容,請勿刪除或者更改為其他容值。
檢查電源是否完全正確。
2 DRAM
DRAM 部分嚴格按照標準原理圖設計,不準隨意更改。
3 PMIC
不要改變各路電源所使用的 LDO 和 DCDC(如 AVCC 連線在 ALDO3上,不要將其連到 ALDO2)。
IRQ 的上拉電源採用 VCC-RTC。
DCDC4未使用,但 VIN4必須連線 PS,PGND4必須連線地。
如果不單獨使用 ACIN 電源輸入,把 ACIN 和 VBUS 短接。
如果使用按鍵復位,則與復位鍵並接的電容值為0.01uF,值不要改變。
PMIC 的外圍輸出電容的引數不能隨意修改。
如果採用電池供電,請使用內阻小於100毫歐的電池。
DCDC1-DCDC5電感參考值為:感量為1.5uH,飽和電流2A,直流電阻小於100毫歐。
充電 DC-DC 電感參考值為:感量為1.5uH,飽和電流2A,直流電阻小於100毫歐。
連線在 CHSENSEP 與 CHSENSEN 的取樣電阻和連線LOADSENSE與BATSENSE 的限流電阻要選擇1%精度的10毫歐精密電阻,封裝要用0805或更大尺寸。
外部 PMOS 管必須採用 Vth<1.5V 並且 Vgs為4.5V 時內阻<30mohm,請參照給出的器件型號選型。
4 Audio(直驅)
VRP、VRA1和 VRA2網路上電阻以及電容的引數不能修改。VRP 下地電容為10uF 和0.1uF,VRA1下地電容為1uF,VRA2下地電容為4.7uF、下地電阻為200K-1%,這些值不準隨意更改。
下圖的0R 電阻必須使用1%精度的精密電阻。
HPCOM 與 HPCOMFB 必須在耳機座 pin 腳處直接短接。
耳機採用直驅電路時不建議使用金屬外殼。
為了避免 Receiver 的 HPCOM 端訊號干擾到耳機的公共端,在需要Receiver 的方案中建議使用交驅電路。
5 Audio(交驅)
VRP、VRA1、VRA2和 HPCOMFB 網路上電阻以及電容的引數不能修改。
VRP 下地電容為10uF 和0.1uF,VRA1下地電容為1uF,VRA2下地電容為4.7uF、下地電阻為200K-1%,HPCOMFB 下地電容為1uF,這些值不準隨意更改。
AGND 和 EARCOM 分別透過0R 電阻與 GND 相連,R9和 R10兩個0R 電阻必須使用1%精度的精密電阻,線寬不小於30 mil。
6 ESD
請參考標案原理圖,在 T 卡、SIM 卡、USB、耳機、喇叭、按鍵、MIC、receiver 介面處預留 ESD 器件,其中 NC 為位置預留但預設不需要貼片,沒有標明 NC 的為必須要預留且貼片。
請注意 ESD 器件選型,高速介面請選擇寄生電容足夠小的器件。
7. DISPLAY TP &CAMERA
全志A23提供三種顯示介面,包括RGB/LVDS/MIPI,晶片內部RGB介面內部為RGB-888,但實際上每種顏色只引出來高6BIT出來,選用RGB-888介面的LCM 時,請將屏每種顏色的低2BIT 接地。
RGB 介面的DATABUS,DCLK網路上,串接33R電阻,減少訊號反射。
PD口單獨供電,選擇LCM 時,注意LCM的IO電壓與PD電壓相匹配。
LED背光IC 的EN 腳,需要加下拉電阻。
LED背光IC 的電源輸入,請選用PS,FB端對地的限流電阻,請選用1%精度電阻。
串聯LED背光的驅動電壓較高,請選用50V的濾波電容。
LCD背光輸出 VLED+建議預留 LC 濾波,電感可先貼0歐,若出現弱訊號打電話閃屏,再調整 LC 的值加以濾除。
如果需相容多個屏座,需要在屏座走線上加0歐電阻,不用的走線直接透過NC 0歐電阻斷掉,以防止走線過長影響訊號質量
CTP的SCL/SDA 必須加2K 上拉電阻至VCC-CTP。
8 CAMERA
CSI 的 DATA BUS/MCLK/PCLK 串接小電阻,減少訊號反射。
AVDD-CSI 端去耦電容使用4.7uF 電容,DOVDD-CSI 與 AVDD-CSI 分開供電,保證 AVDD-CSI 電源乾淨。DOVDD-CSI/DVDD-CSI 都要接旁路電容。
若攝像頭帶 AF 功能,則 AFVCC-CSI 可單獨供電或者與 DOVDD-CSI共用,AFVCC-CSI 不能與 AVDD-CSI 共用。
MCLK/PCLK 預留電容用於提高攝像頭相容性,MCLK 預留電阻靠近AP 擺放,PCLK 預留電阻靠近 CAMERA CONNECTOR 擺放。
RST/STBY/CSI-SCK/CSI-SDA 確保上拉到 DOVDD-CSI。
CAMERA IC 的 DVDD 電壓分為1.5V/1.8V 等電壓,確保 DVDD 供電符合 IC 要求。
注:資料展示部分,完整資料,可到一牛網論壇下載-
來自 “ ITPUB部落格 ” ,連結:http://blog.itpub.net/31529038/viewspace-2375219/,如需轉載,請註明出處,否則將追究法律責任。
相關文章
- 全志R16 tina SDK下載說明,全志R16編譯環境編譯
- 全志R16 DragonBoard使用手冊資料下載Go
- 全志H6方案原理圖資料
- 全志R16 android4平臺移植wifi資料下載AndroidWiFi
- 全志T7-原理圖設計指南(AXP858)
- 全志處理器,全志A40i晶片引數分享晶片
- 全志SDK資料,全志H3_dma介面使用說明書
- Oracle Performance ChecklistOracleORM
- Oracle DBA ChecklistOracle
- 全志TinyVision晶片文章彙總晶片
- 全志晶片資料-A10 User Manual晶片
- 全志A40I sys_config.fex使用配置說明,全志A40I軟體開發
- 全志R11 SDK版本說明書
- Tape-out Checklist FormORM
- 全網最詳細的負載均衡原理圖解負載圖解
- Sentinel 原理-全解析
- 做機器學習專案的checklist機器學習
- 簡單的 web 安全 checklistWeb
- 全志A13處理器使用者手冊
- 全志AXP216電源系統管理晶片晶片
- 珠海全志公司的 Linux 核心遺留了後門Linux
- LoadRunner指令碼評審Checklist指令碼
- 【嵌入式AI】全志 XR806 say hello worldAI
- allwinner 全志uboot git網址 及其他相關連結bootGit
- 這份資料安全自查checklist請拿好,幫你補齊安全短板的妙招全在裡面!
- MongoDB安全checklist及最優配置模板MongoDB
- 全志RV1108常見問題操作解答
- 全志 A64開發板設定qt程式自啟動QT
- 全志A40i開發板編譯環境的搭建編譯
- DNS解析全過程及原理DNS
- 記憶體使用過高點檢checklist記憶體
- android tv-TV Apps ChecklistAndroidAPP
- 最新全志R11_Tina_2.5_交叉編譯器介紹編譯
- 國產核心板全志T507助力消防系統升級
- RISC-V全志D1多媒體套件文章彙總套件
- mysqldump原理圖MySql
- 推出Android原生開發工具包r16Android
- 全志最新處理器平臺-R311晶片介紹晶片