海思Hi3559A/CV100 DDR4引數配置方法

VX_zhanggong345發表於2020-08-31


Hi3559AV100 DDR4  驅動配置說明

1.1 Hi3559AV100 DDR4 CLK/AC  驅動配置方法

暫存器地址

DDR PHY0 0x1206d0bc 

DDR PHY1 0x1206f0bc

暫存器描述

− Bit[5:3] CLK  驅動

− Bit[14:12] 2T  驅動

− Bit[20:18] 1T  驅動

驅動大小定義

− 000 Disable 

− 001 240ohm 

− 010 120ohm 

− 011 80ohm 

− 100 60ohm 

− 101 48ohm 

− 110 40ohm 

− 111 34ohm

1.2 Hi3559AV100 DDR4  寫方向 DQS/DQ  驅動配置方法

暫存器地址

DDR PHY0 0x1206d228(byte0/1) 0x1206d328(byte2/3) 

DDR PHY1 0x1206f228(byte0/1) 0x1206f328(byte2/3)

暫存器描述

− Bit[2:0] :寫方向 DQS  驅動

− Bit[8:6] :寫方向 DQ  驅動

驅動大小定義

− 000 Disable 

− 001 240ohm 

− 010 120ohm 

− 011 80ohm 

− 100 60ohm 

− 101 48ohm 

− 110 40ohm 

− 111 34ohm

1.3 Hi3559AV100 DDR4  讀方向 DQS/DQ  驅動配置方法

暫存器地址

DDR PHY0 0x1206c064 

DDR PHY1 0x1206e064

暫存器描述

− Bit[18:17] DDR4  讀方向 DQS/DQ  驅動配置

驅動大小定義

− 00 34ohm 

− 01 48ohm 

− 10 Reserved 

− 11 Reserved

Hi3559AV100 DDR4 ODT  配置說明

2.1 Hi3559AV100 DDR4  寫方向 DQS/DQ ODT  配置

暫存器地址

DDRC0 0x120680a0 

DDRC1 0x120690a0

暫存器描述

− Bit0=0 :寫方向 ODT  關閉

− Bit0=1 :寫方向 ODT  開啟

2.1.2  寫方向 ODT  大小配置

暫存器地址

DDR PHY0 0x1206c064 

DDR PHY1 0x1206e064

暫存器描述

− Bit[26:24] DDR4  寫方向 DQS/DQ ODT  配置

寫方向 ODT  大小定義

− 000 Disable 

− 001 60ohm 

− 010 120ohm 

− 011 40ohm 

− 100 240ohm 

− 101 48ohm 

− 110 80ohm 

− 111 34ohm

2.2 Hi3559AV100 DDR4  讀方向 DQS/DQ ODT  配置

2.2.1  讀方向 ODT 使能

暫存器地址

DDR PHY0 0x1206d248(byte0) 0x1206d2c8(byte1) 

 0x1206d348(byte2) 0x1206d3c8(byte3) 

DDR PHY1 0x1206f248(byte0) 0x1206f2c8(byte1) 

 0x1206f348(byte2) 0x1206f3c8(byte3)

暫存器描述

− Bit[3]=0 :讀方向 ODT  開啟

− Bit[3]=1 :讀方向 ODT  關閉

2.2.2  讀方向 ODT  大小配置

暫存器地址

DDR PHY0 0x1206d204(byte0/1) 0x1206d304(byte2/3) 

DDR PHY1 0x1206f204(byte0/1) 0x1206f304(byte2/3)

暫存器描述

− Bit[31:29] :讀方向 DQS  ODT 

− Bit[28:26] :讀方向 DQ  ODT

讀方向 ODT  大小定義

− 000 Disable 

− 001 240ohm 

− 010 120ohm 

− 011 80ohm 

− 100 60ohm 

− 101 48ohm 

− 110 40ohm 

− 111 34ohm


來自 “ ITPUB部落格 ” ,連結:http://blog.itpub.net/69982996/viewspace-2716140/,如需轉載,請註明出處,否則將追究法律責任。

相關文章