LA2132 USB邏輯分析儀,幾種觸發應用方案
LA2132 、64通道 G系列邏輯分析儀
用一條同步扁平電纜,用二臺LA2132 構成64通道邏輯分析儀,連線如下:
詳細
時序測量:
採集的資料作為時序波形來顯示,每一個通道都能定義為自已喜歡的顏色和通道名稱,也能觀察每個
遊標的數值和捲軸的數值,顯示視窗能被縮放,或在視窗中顯示幾個取樣波形或整個資料緩衝區的波形。
狀態顯示:
採集的資料用數字格式以組的方式進行顯示,[ ASCII碼,二進位制,八進位制,十六進位制,十進位制
或使用者自定義 字元
]. 採集的資料組成使用者自定義的陣列。
通道組用十六進位制顯示: 通道組以波形式顯示:
應用軟體可顯示很多時間,讓使用者方便地比較和分析時序,
圖片A部分具有縮放因子1和部分B具有縮放因子1/2。
它可以在每個視窗中設定不同的引數,如縮放因子、位置等。
1 、技術指標:(中、英文介面)
· 高速取樣速率可達: LA2132 1GSa/s
· 32 通道,或64通道
· 每通道的儲存深度:4096K
· 連續可變的前/後觸發位置
· 高阻抗探頭減小被測電路之間的干擾 (100Kohm).
· LVDS 低電壓微分訊號測量.
· 可變的門限電壓
· 狀態顯示 (見上圖)時序顯示 (見上圖)
· 混合方式顯示
· 多視窗顯示,輕鬆觀察波形細節.
· RS232 、I2C分析
· 高資料頻寬可達 125 MHz ,在LVDS下可達200MHz
· 外部高速時鐘輸入
· 可用一個探針同時捕捉時序和狀態
· 邏輯分析儀同時配備高質量的測試夾和連線線
· 以文字方式輸出資料.
· 複雜的觸發方式,多級觸發,最高達512級觸發.
. 所有型別的觸發I2C,SPI,UART,交叉觸發器,預觸發,和觸發計數…等。
. 兩個LA-2132系列連線成為LA-2164系列,可擴充套件到64個通道。
·方便邏輯除錯的時序顯示。
*多視窗軟體。
· USB介面取電無需外接電源
· 支援二次開發。DLL庫
· Windows/Me/2000/xp/7/10
K 系列產品有三種型號:LA2132/256K K2型有2級觸發。
K 系列產品有三種型號:LA2132/256K K8型有8級觸發。
K 系列產品有三種型號:LA2132/256K K512型有512級觸發。
M 系列產品有三種型號:LA2132/512K M2型有2級觸發。
M 系列產品有三種型號:LA2132/512K M8型有8級觸發。
M 系列產品有三種型號:LA2132/512K M512型有512級觸發。
G 系列產品有三種型號:LA2132/4096K G2型有2級觸發。
G 系列產品有三種型號:LA2132/4096K G8型有8級觸發。
G 系列產品有三種型號:LA2132/4096K G512型有512級觸發。
[K2 ,K8,K512][M2,M8,M512][G2,G8,G512] 僅是觸發級別不同。
硬體/軟體技術指標如下:
型號 |
LA-2132 LVDS ( K2 ) (250 MHz, 256K 記憶體 ) |
LA-2132 LVDS ( G512 ) (1GHz, 4 MB 記憶體 ) |
通道數: 內時鐘取樣速率: 每通道記錄長度: |
32 通道: 取樣率: 1Sa/s 到 250MSa/s 256K 儲存深度 |
在用道 32 通道時: 取樣率為: 1Sa/s 到 250MSa/s 1MB 儲存深度 |
|
在用到 16 通道時: 取樣率為 1Sa/s 到 500MSa/s 儲存深度: 2 Mega |
|
|
在用到 8 通道時: 取樣率為 1Sa/s 到 1GSa/s 儲存深度: 4 Mega |
|
2 個通道為雙向 LVDS 2 個通道為輸入 LVDS 不能擴充套件到 64 通道 |
2 個通道為雙向 LVDS 2 個通道為輸入 LVDS 不能擴充套件到 64 通道 |
|
外時鐘取樣率: |
到 125MSa/s , DC 到 200MHz 對於 LVDS |
|
I/O 測量頻寬: |
通道 CH 0 ~ 31 DC 到 125MHz, DC 到 200MHz 對於 LVDS |
|
輸入阻抗: |
250Kohm // 2pf ( 末端接地 ) |
|
輸入電壓: |
最大 . –110 V 到 +110 V 對所有 32 通道 0 到 5V 僅對所有 LVDS 通道 ( 如果輸入電壓超過這個範圍將燒壞裝置 ) |
|
門限電壓: |
門限電壓的範圍從 -3.7V 到 +1.9V, 每步以 35mV 跳變 . 通常 5V 的 TTL 電平需要門限電壓設定為 1.4V. ECL 電平需要門限電壓設定為 (-1.3V). LVC1.5V 電平需要門限電壓設定為 (0.75V). LVC1.8V 電平需要門限電壓設定為 (0.9V). LVC2.5V 電平需要門限電壓設定為 (1.2V). LVC3.3V 電平需要門限電壓設定為 (1.4V). SSTL2|| 2.5V 電平需要門限電壓設定為 (1.25V). SSTL3|| 3.5V 電平需要門限電壓設定為 (1.4V). |
|
每通道斜率: |
典型值 < 200ps |
|
觸發位置: |
使用者所定義的任何位置 |
|
最大 . 觸發速度 |
250MHz (4ns) |
|
觸發性質 |
0, 1, x ( 任意 ) 設定所有數字通道, 2 , 8 , 512 級觸發 |
|
支援電源: |
不需要電源支援 |
|
淨重: |
120 克 |
|
尺寸: |
107mm x 77mm x 16mm |
型號 |
LA-2132 K 系列 (250 MHz, 256K 記憶體 ) |
LA-2132 M 系列 (500MHz, 1 M 記憶體 ) |
LA-2132 G 系列 (1 GHz, 4 M 記憶體 ) |
通道數: 內時鐘取樣速率: 每通道記錄長度: |
32 通道: 取樣率: 1Sa/s 到 250MSa/s 256K 儲存深度 |
32 通道: 取樣率: 1Sa/s 到 250MSa/s 512 K 儲存深度 |
32 通道: 取樣率: 1Sa/s 到 250MSa/s 1 Mega 儲存深度 |
|
在用到 16 通道時,取樣率為 1Sa/s 到 500MSa/s 儲存深度: 1 Mega |
在用到 16 通道時,取樣率為 1Sa/s 到 500MSa/s 儲存深度: 2 Mega |
|
|
|
在用到 8 通道時,取樣率為 1Sa/s 到 1GSa/s 儲存深度: 4 Mega |
|
不支援 LVDS 模式 2 個 LA-2132 能用扁平電纜連線擴充套件到 64 通道(同步) |
不支援 LVDS 模式 2 個 LA-2132 能用扁平電纜連線擴充套件到 64 通道(同步 |
不支援 LVDS 模式 2 個 LA-2132 能用扁平電纜連線擴充套件到 64 通道(同步 |
|
外時鐘取樣率: |
到 125MSa/s |
||
I/O 測量頻寬: |
通道 CH 0 ~ 31 DC 到 125MHz |
||
輸入阻抗: |
250Kohm // 2pf ( 末端接地 ) |
||
輸入電壓: |
最大 . –110 V 到 +110 V 對所有 32 通道 ( 如果輸入電壓超過這個範圍將燒壞裝置 ) |
||
門限電壓: |
門限電壓的範圍從 -3.7V 到 +1.9V, 每步以 35mV 跳變 . 通常 5V 的 TTL 電平需要門限電壓設定為 1.4V. ECL 電平需要門限電壓設定為 (-1.3V). LVC1.5V 電平需要門限電壓設定為 (0.75V). LVC1.8V 電平需要門限電壓設定為 (0.9V). LVC2.5V 電平需要門限電壓設定為 (1.2V). LVC3.3V 電平需要門限電壓設定為 (1.4V). SSTL2|| 2.5V 電平需要門限電壓設定為 (1.25V). SSTL3|| 3.5V 電平需要門限電壓設定為 (1.4V). |
||
每通道斜率: |
典型值 < 200ps |
||
多視窗 : |
開啟幾個視窗 , 比較時序波形 |
||
觸發方式 : |
自動 , 普通 , 單次 , 資料、寬度、延時、邊緣、記數等多種高階觸發方式 |
||
觸發級別 : |
2 級、 8 級、 512 級 ( 高階 ) |
||
觸發位置: |
使用者所定義的任何位置 |
||
最大 . 觸發速度 |
250MHz (4ns) |
||
觸發性質 |
0, 1, x ( 任意 ) 設定所有數字通道 |
||
支援電源: |
不需要電源支援 |
||
淨重: |
120 克 |
||
尺寸: |
107mm x 77mm x 16mm |
||
配件 : |
LA2132 主機 1 臺 , 測量線及測試夾 40 條 ,USB 通訊線 1 條 , 產品光碟 1 張 , 使用者註冊及保修單 1 張《 LA2132 邏輯分析儀使用指南》 電子文件 |
LVDS 簡介 :
LVDS 即低壓差分訊號傳輸 ,是一種滿足當今高效能資料傳輸應用的新型技術。 由於其可使系統
供電電壓低至 2V,因此它還能滿足未來應用的需要。此技術基於 ANSI/TIA/EIA-644 LVDS 介面標準。
LVDS
技術擁有 330mV 的低壓差分訊號 (250mV MIN and 450mV MAX) 和快速過渡時間。
這可以讓產品達到自 100 Mbps 至超過 1 Gbps 的高資料速率。 此外,這種低壓擺幅可以降低
功耗消散,同時具備差分傳輸的優點。
LVDS 技術用於簡單的線路驅動器和接收器物理層器件以及比較複雜的介面通訊晶片組。
通道鏈路晶片組多路複用和解多路複用慢速 TTL 訊號線路以提供窄式高速低功耗 LVDS 介面。
這些晶片組可以大幅節省系統的
高頻寬資料傳輸應用提供毫瓦每千兆位的方案。
LVDS 的優勢
LVDS 比單端技術提供更高的抗擾度,與單端訊號相比,傳輸速度更高、訊號擺動更小、功耗更低、
電磁干擾更小。可以使用廉價的聯結器和電纜高速傳輸資料。LVDS使用標準帶狀電纜和具有100 mil
頭部管腳的IDC聯結器,在底盤、板和外設之間提供穩固的訊號,進行高速資料傳輸。點到點LVDS
訊號的速度可以達到622 Mb/s以上。
複雜的觸發結構可以很容易地解決任何困難的觸發問題。以下是幾個典型的觸發結構。
觸發前延遲觸發:
脈衝寬度觸發:
計數觸發:
SPI 觸發:
I2C 觸發:
UART (RS232)觸發:
系列型號 (USB 口 ) 基於pc的邏輯分析儀 |
來自 “ ITPUB部落格 ” ,連結:http://blog.itpub.net/28815338/viewspace-2200189/,如需轉載,請註明出處,否則將追究法律責任。
相關文章
- USB 邏輯分析儀分析丟包怎麼分析(lecroy USB 邏輯分析儀)
- nanoDLA邏輯分析儀上手教程NaN
- DSLogic邏輯分析儀使用筆記筆記
- 孕龍邏輯分析儀 ZeroPlus Logic Analyzer
- 邏輯分析
- 區塊鏈遊戲DAO模式開發應用技術(邏輯及原始碼分析)區塊鏈遊戲模式原始碼
- NFT數藏數字藏品系統開發專案邏輯分析方案(原理分析)
- [分享]iOS開發-UIAlertView的幾種觸發方法iOSUIView
- 關於分投趣fintoch系統開發原始碼邏輯分析方案原始碼
- 資料分析應有的邏輯思維及分析方法
- 從邏輯觸發,講講如何設計自己的遊戲遊戲
- 應用程式邏輯錯誤總結
- SAP UI5 應用 XML 檢視的載入邏輯分析UIXML
- 雲算力質押挖礦系統開發方案(需求及邏輯分析)
- 資料分析應學習邏輯思維和分析方法
- 大小公排系統開發邏輯分析
- 【iCore4 雙核心板_FPGA】例程四:Signal Tapll 實驗——邏輯分析儀FPGA
- 【iCore3 雙核心板_FPGA】例程五:Signal Tapll實驗——邏輯分析儀FPGA
- 幾道經典邏輯推理題,提高你的邏輯思考能力
- 邏輯備庫上有指定表不應用
- USB 幾種常規眼圖測試
- 資料寫過程中各項觸發條件及邏輯
- 【iCore1S 雙核心板_FPGA】例程五:Signal Tapll 實驗——邏輯分析儀FPGA
- Linux幾種轉發請求方案Linux
- 【機器學習】---邏輯迴歸從初識到應用機器學習邏輯迴歸
- 資料庫邏輯遷移方案資料庫
- 矩陣公排系統開發(詳情分析)|矩陣公排模式開發邏輯及方案矩陣模式
- metaforce佛薩奇模式系統開發邏輯分析模式
- 無源互調分析儀PIM Analyzer原理及應用
- 程式設計題: 命題邏輯應用系統程式設計
- 瞭解用於大資料解決方案的邏輯層大資料
- 簡單的幾條Insert語句引起的邏輯Standby應用延遲的診斷
- 闡述量化合約系統開發技術方案丨合約量化系統開發邏輯分析
- ULAB質押挖礦系統開發(方案及邏輯)
- 幾種常見的身份認證方案和介面測試中的應用
- NFT+defi質押流動性挖礦系統開發技術分析(邏輯方案部署)
- NFT元宇宙鏈遊系統開發邏輯分析元宇宙
- 工程安全監測儀器:振弦採集儀的應用與發展