V-By-One協議詳解
V-By-One協議簡介
V-by-One是一種高速序列介面技術,由日本賽恩電子公司(THine Electronics)開發,主要用於平板顯示器的訊號傳輸。它旨在替代傳統的LVDS(Low Voltage Differential Signaling)技術,提供更高的傳輸速率和更低的功耗。
V-By-One協議特點及優勢
V-by-One協議的一些關鍵特點和優勢:
-
高速傳輸:V-by-One支援最高4Gbps的傳輸速率,有效資料速率可達3.2Gbps。這意味著它可以處理更高解析度和重新整理率的影像資料,適用於4K、8K以及更高階別的顯示技術。
-
低功耗:與固定速率傳輸相比,V-by-One的傳輸速率可變,從而實現更低的功耗。
-
低EMI(電磁干擾):V-by-One支援擾碼和資料時鐘恢復,有助於減少電磁干擾。
-
時鐘對齊:採用時鐘訊號恢復技術,解決了LVDS方案下的配線時滯問題。
-
資料傳輸線數量減少:V-by-One透過高效的資料編碼方式,減少了所需的傳輸線數量,與傳統的LVDS相比,可以大幅減少線材和聯結器的使用,降低系統成本。
-
相容性:V-by-One介面設計考慮了與現有LVDS方案的相容性,使得從LVDS到V-by-One的過渡更加容易。
-
預加重和均衡功能:V-by-One支援預加重(pre-emphasis)和接收端的均衡(equalizer),有助於長距離傳輸時訊號的完整性。
-
應用廣泛:V-by-One廣泛應用於多功能印表機、車載娛樂裝置、安防系統、機器人等多個領域。
-
新標準V-by-One HS plus:為了應對更高的畫質和更低的功耗需求,THine Electronics推出了V-by-One HS plus標準,最高資料傳輸速度可達8Gbit/秒,並且正在考慮進一步提高到9Gbit/秒。
V-By-One架構圖
V-by-One內嵌時鐘傳輸,低壓差分訊號傳輸,不需要獨立的時鐘訊號,可以有效減少EMI輻射。
Bit per Lane <600Mbps,4Gbps>
V-By-One介面電平型別
V-by-One採用CML邏輯電平傳輸,恆流源為16mA,原理架構如下
V-By-One介面IO描述
1.訊號傳輸透過FPGA的serdes介面(TX/RX),還有兩個互動訊號(HTPDN與LOCKN),其中互動訊號定義如下:
HTPDN:
對於接收端(RX)為輸出port,當接收與傳送連線上後置低,接收端可上電就直接給出低訊號(類似熱插拔訊號);
對於傳送端(TX)為輸入port,當為高時表示沒有與接收端連上,預設在傳送端配置上拉電阻;
LOCKN:
對於接收端(RX)為輸出port,當接收端能鎖定到傳送端傳輸過來的時鐘訊號後置低,表示接收端已鎖定時鐘;
對於傳送端(TX)為輸入port,當接收到底訊號是表面接收端已鎖定時鐘,接下來可傳送訓練碼及資料訊號,同樣在傳送端預設配置上拉電阻;
2.訊號傳輸框圖如下圖所示:
V-by-One HS Link system Diagram
表示其周向特性阻抗為100Ω的微帶線或電纜
V-by-One的技術優勢使其成為高畫質影片傳輸領域的一個有吸引力的選擇,特別是在需要高速資料傳輸和長距離傳輸的場合。隨著技術的發展,V-by-One標準也在不斷完善和升級,以滿足市場對高畫質影片傳輸的不斷增長的需求。